multidriven iface variant tests
This commit is contained in:
parent
58bc98c82b
commit
19880520ea
|
|
@ -0,0 +1,18 @@
|
||||||
|
#!/usr/bin/env python3
|
||||||
|
# DESCRIPTION: Verilator: Verilog Test driver/expect definition
|
||||||
|
#
|
||||||
|
# Copyright 2025 by Wilson Snyder. This program is free software; you
|
||||||
|
# can redistribute it and/or modify it under the terms of either the GNU
|
||||||
|
# Lesser General Public License Version 3 or the Perl Artistic License
|
||||||
|
# Version 2.0.
|
||||||
|
# SPDX-License-Identifier: LGPL-3.0-only OR Artistic-2.0
|
||||||
|
|
||||||
|
import vltest_bootstrap
|
||||||
|
|
||||||
|
test.scenarios('simulator')
|
||||||
|
|
||||||
|
test.compile(verilator_flags2=["--binary"])
|
||||||
|
|
||||||
|
test.execute()
|
||||||
|
|
||||||
|
test.passes()
|
||||||
|
|
@ -0,0 +1,68 @@
|
||||||
|
// DESCRIPTION: Verilator: Verilog Test module
|
||||||
|
//
|
||||||
|
// This file ONLY is placed into the Public Domain, for any use,
|
||||||
|
// without warranty.
|
||||||
|
// SPDX-License-Identifier: CC0-1.0
|
||||||
|
|
||||||
|
// multidriven interface test - direct assignment to interface signal and task assign in same process
|
||||||
|
|
||||||
|
// verilog_format: off
|
||||||
|
`define stop $stop
|
||||||
|
`define checkd(gotv,expv) do if ((gotv) !== (expv)) begin $write("%%Error: %s:%0d: got=%0d exp=%0d (%s !== %s)\n", `__FILE__,`__LINE__, (gotv), (expv), `"gotv`", `"expv`"); `stop; end while(0);
|
||||||
|
// verilog_format: on
|
||||||
|
|
||||||
|
interface my_if;
|
||||||
|
logic l0;
|
||||||
|
|
||||||
|
task set_l0_1(); l0 = 1'b1; endtask
|
||||||
|
task set_l0_0(); l0 = 1'b0; endtask
|
||||||
|
endinterface
|
||||||
|
|
||||||
|
module mod #()(
|
||||||
|
input logic sel
|
||||||
|
,output logic val
|
||||||
|
);
|
||||||
|
|
||||||
|
my_if if0();
|
||||||
|
|
||||||
|
always_comb begin
|
||||||
|
if0.l0 = 1'b0;
|
||||||
|
|
||||||
|
if(sel) begin
|
||||||
|
if0.set_l0_1();
|
||||||
|
end
|
||||||
|
end
|
||||||
|
|
||||||
|
assign val = if0.l0;
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
||||||
|
module m_tb#()();
|
||||||
|
|
||||||
|
logic sel, val;
|
||||||
|
|
||||||
|
mod m(
|
||||||
|
.sel(sel)
|
||||||
|
,.val(val)
|
||||||
|
);
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
sel = 'b1;
|
||||||
|
`checkd(val, 1'b1);
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
end
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#5;
|
||||||
|
$write("*-* All Finished *-*\n");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
@ -0,0 +1,18 @@
|
||||||
|
#!/usr/bin/env python3
|
||||||
|
# DESCRIPTION: Verilator: Verilog Test driver/expect definition
|
||||||
|
#
|
||||||
|
# Copyright 2025 by Wilson Snyder. This program is free software; you
|
||||||
|
# can redistribute it and/or modify it under the terms of either the GNU
|
||||||
|
# Lesser General Public License Version 3 or the Perl Artistic License
|
||||||
|
# Version 2.0.
|
||||||
|
# SPDX-License-Identifier: LGPL-3.0-only OR Artistic-2.0
|
||||||
|
|
||||||
|
import vltest_bootstrap
|
||||||
|
|
||||||
|
test.scenarios('simulator')
|
||||||
|
|
||||||
|
test.compile(verilator_flags2=["--binary"])
|
||||||
|
|
||||||
|
test.execute()
|
||||||
|
|
||||||
|
test.passes()
|
||||||
|
|
@ -0,0 +1,68 @@
|
||||||
|
// DESCRIPTION: Verilator: Verilog Test module
|
||||||
|
//
|
||||||
|
// This file ONLY is placed into the Public Domain, for any use,
|
||||||
|
// without warranty.
|
||||||
|
// SPDX-License-Identifier: CC0-1.0
|
||||||
|
|
||||||
|
// interface task chain - nested task calls write interface signal in same always_comb
|
||||||
|
|
||||||
|
// verilog_format: off
|
||||||
|
`define stop $stop
|
||||||
|
`define checkd(gotv,expv) do if ((gotv) !== (expv)) begin $write("%%Error: %s:%0d: got=%0d exp=%0d (%s !== %s)\n", `__FILE__,`__LINE__, (gotv), (expv), `"gotv`", `"expv`"); `stop; end while(0);
|
||||||
|
// verilog_format: on
|
||||||
|
|
||||||
|
interface my_if;
|
||||||
|
logic l0;
|
||||||
|
|
||||||
|
task set_l0_1_inner(); l0 = 1'b1; endtask
|
||||||
|
task set_l0_1_outer(); set_l0_1_inner(); endtask
|
||||||
|
endinterface
|
||||||
|
|
||||||
|
module mod #()(
|
||||||
|
input logic sel
|
||||||
|
,output logic val
|
||||||
|
);
|
||||||
|
|
||||||
|
my_if if0();
|
||||||
|
|
||||||
|
always_comb begin
|
||||||
|
if0.l0 = 1'b0;
|
||||||
|
|
||||||
|
if (sel) begin
|
||||||
|
if0.set_l0_1_outer();
|
||||||
|
end
|
||||||
|
end
|
||||||
|
|
||||||
|
assign val = if0.l0;
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
||||||
|
module m_tb#()();
|
||||||
|
|
||||||
|
logic sel, val;
|
||||||
|
|
||||||
|
mod m(
|
||||||
|
.sel(sel)
|
||||||
|
,.val(val)
|
||||||
|
);
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
sel = 'b1;
|
||||||
|
`checkd(val, 1'b1);
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
end
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#5;
|
||||||
|
$write("*-* All Finished *-*\n");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
@ -0,0 +1,18 @@
|
||||||
|
#!/usr/bin/env python3
|
||||||
|
# DESCRIPTION: Verilator: Verilog Test driver/expect definition
|
||||||
|
#
|
||||||
|
# Copyright 2025 by Wilson Snyder. This program is free software; you
|
||||||
|
# can redistribute it and/or modify it under the terms of either the GNU
|
||||||
|
# Lesser General Public License Version 3 or the Perl Artistic License
|
||||||
|
# Version 2.0.
|
||||||
|
# SPDX-License-Identifier: LGPL-3.0-only OR Artistic-2.0
|
||||||
|
|
||||||
|
import vltest_bootstrap
|
||||||
|
|
||||||
|
test.scenarios('simulator')
|
||||||
|
|
||||||
|
test.compile(verilator_flags2=["--binary"])
|
||||||
|
|
||||||
|
test.execute()
|
||||||
|
|
||||||
|
test.passes()
|
||||||
|
|
@ -0,0 +1,69 @@
|
||||||
|
// DESCRIPTION: Verilator: Verilog Test module
|
||||||
|
//
|
||||||
|
// This file ONLY is placed into the Public Domain, for any use,
|
||||||
|
// without warranty.
|
||||||
|
// SPDX-License-Identifier: CC0-1.0
|
||||||
|
|
||||||
|
// interface passed through module port - direct assign + task call in same always_comb
|
||||||
|
|
||||||
|
// verilog_format: off
|
||||||
|
`define stop $stop
|
||||||
|
`define checkd(gotv,expv) do if ((gotv) !== (expv)) begin $write("%%Error: %s:%0d: got=%0d exp=%0d (%s !== %s)\n", `__FILE__,`__LINE__, (gotv), (expv), `"gotv`", `"expv`"); `stop; end while(0);
|
||||||
|
// verilog_format: on
|
||||||
|
|
||||||
|
interface my_if;
|
||||||
|
logic l0;
|
||||||
|
|
||||||
|
task set_l0_1(); l0 = 1'b1; endtask
|
||||||
|
task set_l0_0(); l0 = 1'b0; endtask
|
||||||
|
endinterface
|
||||||
|
|
||||||
|
module mod #()(
|
||||||
|
input logic sel
|
||||||
|
,output logic val
|
||||||
|
,my_if ifp
|
||||||
|
);
|
||||||
|
|
||||||
|
always_comb begin
|
||||||
|
ifp.l0 = 1'b0;
|
||||||
|
|
||||||
|
if (sel) begin
|
||||||
|
ifp.set_l0_1();
|
||||||
|
end
|
||||||
|
end
|
||||||
|
|
||||||
|
assign val = ifp.l0;
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
||||||
|
module m_tb#()();
|
||||||
|
|
||||||
|
logic sel, val;
|
||||||
|
my_if if0();
|
||||||
|
|
||||||
|
mod m(
|
||||||
|
.sel(sel)
|
||||||
|
,.val(val)
|
||||||
|
,.ifp(if0)
|
||||||
|
);
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
sel = 'b1;
|
||||||
|
`checkd(val, 1'b1);
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
end
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#5;
|
||||||
|
$write("*-* All Finished *-*\n");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
@ -0,0 +1,18 @@
|
||||||
|
#!/usr/bin/env python3
|
||||||
|
# DESCRIPTION: Verilator: Verilog Test driver/expect definition
|
||||||
|
#
|
||||||
|
# Copyright 2025 by Wilson Snyder. This program is free software; you
|
||||||
|
# can redistribute it and/or modify it under the terms of either the GNU
|
||||||
|
# Lesser General Public License Version 3 or the Perl Artistic License
|
||||||
|
# Version 2.0.
|
||||||
|
# SPDX-License-Identifier: LGPL-3.0-only OR Artistic-2.0
|
||||||
|
|
||||||
|
import vltest_bootstrap
|
||||||
|
|
||||||
|
test.scenarios('simulator')
|
||||||
|
|
||||||
|
test.compile(verilator_flags2=["--binary"])
|
||||||
|
|
||||||
|
test.execute()
|
||||||
|
|
||||||
|
test.passes()
|
||||||
|
|
@ -0,0 +1,73 @@
|
||||||
|
// DESCRIPTION: Verilator: Verilog Test module
|
||||||
|
//
|
||||||
|
// This file ONLY is placed into the Public Domain, for any use,
|
||||||
|
// without warranty.
|
||||||
|
// SPDX-License-Identifier: CC0-1.0
|
||||||
|
|
||||||
|
// interface modport + task import - write interface signal in same always_comb
|
||||||
|
|
||||||
|
// verilog_format: off
|
||||||
|
`define stop $stop
|
||||||
|
`define checkd(gotv,expv) do if ((gotv) !== (expv)) begin $write("%%Error: %s:%0d: got=%0d exp=%0d (%s !== %s)\n", `__FILE__,`__LINE__, (gotv), (expv), `"gotv`", `"expv`"); `stop; end while(0);
|
||||||
|
// verilog_format: on
|
||||||
|
|
||||||
|
interface my_if;
|
||||||
|
logic l0;
|
||||||
|
|
||||||
|
task set_l0_1(); l0 = 1'b1; endtask
|
||||||
|
|
||||||
|
modport mp (
|
||||||
|
output l0,
|
||||||
|
import set_l0_1
|
||||||
|
);
|
||||||
|
endinterface
|
||||||
|
|
||||||
|
module mod #()(
|
||||||
|
input logic sel
|
||||||
|
,output logic val
|
||||||
|
,my_if.mp ifp
|
||||||
|
);
|
||||||
|
|
||||||
|
always_comb begin
|
||||||
|
ifp.l0 = 1'b0;
|
||||||
|
|
||||||
|
if (sel) begin
|
||||||
|
ifp.set_l0_1();
|
||||||
|
end
|
||||||
|
end
|
||||||
|
|
||||||
|
assign val = ifp.l0;
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
||||||
|
module m_tb#()();
|
||||||
|
|
||||||
|
logic sel, val;
|
||||||
|
my_if if0();
|
||||||
|
|
||||||
|
mod m(
|
||||||
|
.sel(sel)
|
||||||
|
,.val(val)
|
||||||
|
,.ifp(if0)
|
||||||
|
);
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
sel = 'b1;
|
||||||
|
`checkd(val, 1'b1);
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
end
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#5;
|
||||||
|
$write("*-* All Finished *-*\n");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
@ -0,0 +1,18 @@
|
||||||
|
#!/usr/bin/env python3
|
||||||
|
# DESCRIPTION: Verilator: Verilog Test driver/expect definition
|
||||||
|
#
|
||||||
|
# Copyright 2025 by Wilson Snyder. This program is free software; you
|
||||||
|
# can redistribute it and/or modify it under the terms of either the GNU
|
||||||
|
# Lesser General Public License Version 3 or the Perl Artistic License
|
||||||
|
# Version 2.0.
|
||||||
|
# SPDX-License-Identifier: LGPL-3.0-only OR Artistic-2.0
|
||||||
|
|
||||||
|
import vltest_bootstrap
|
||||||
|
|
||||||
|
test.scenarios('simulator')
|
||||||
|
|
||||||
|
test.compile(verilator_flags2=["--binary"])
|
||||||
|
|
||||||
|
test.execute()
|
||||||
|
|
||||||
|
test.passes()
|
||||||
|
|
@ -0,0 +1,69 @@
|
||||||
|
// DESCRIPTION: Verilator: Verilog Test module
|
||||||
|
//
|
||||||
|
// This file ONLY is placed into the Public Domain, for any use,
|
||||||
|
// without warranty.
|
||||||
|
// SPDX-License-Identifier: CC0-1.0
|
||||||
|
|
||||||
|
// interface task writes through output formal - actual is interface member
|
||||||
|
|
||||||
|
// verilog_format: off
|
||||||
|
`define stop $stop
|
||||||
|
`define checkd(gotv,expv) do if ((gotv) !== (expv)) begin $write("%%Error: %s:%0d: got=%0d exp=%0d (%s !== %s)\n", `__FILE__,`__LINE__, (gotv), (expv), `"gotv`", `"expv`"); `stop; end while(0);
|
||||||
|
// verilog_format: on
|
||||||
|
|
||||||
|
interface my_if;
|
||||||
|
logic l0;
|
||||||
|
|
||||||
|
task automatic set_any(output logic q);
|
||||||
|
q = 1'b1;
|
||||||
|
endtask
|
||||||
|
endinterface
|
||||||
|
|
||||||
|
module mod #()(
|
||||||
|
input logic sel
|
||||||
|
,output logic val
|
||||||
|
);
|
||||||
|
|
||||||
|
my_if if0();
|
||||||
|
|
||||||
|
always_comb begin
|
||||||
|
if0.l0 = 1'b0;
|
||||||
|
|
||||||
|
if (sel) begin
|
||||||
|
if0.set_any(if0.l0);
|
||||||
|
end
|
||||||
|
end
|
||||||
|
|
||||||
|
assign val = if0.l0;
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
||||||
|
module m_tb#()();
|
||||||
|
|
||||||
|
logic sel, val;
|
||||||
|
|
||||||
|
mod m(
|
||||||
|
.sel(sel)
|
||||||
|
,.val(val)
|
||||||
|
);
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
sel = 'b1;
|
||||||
|
`checkd(val, 1'b1);
|
||||||
|
#1;
|
||||||
|
sel = 'b0;
|
||||||
|
`checkd(val, 1'b0);
|
||||||
|
#1;
|
||||||
|
end
|
||||||
|
|
||||||
|
initial begin
|
||||||
|
#5;
|
||||||
|
$write("*-* All Finished *-*\n");
|
||||||
|
$finish;
|
||||||
|
end
|
||||||
|
|
||||||
|
endmodule
|
||||||
|
|
@ -4,6 +4,8 @@
|
||||||
// without warranty.
|
// without warranty.
|
||||||
// SPDX-License-Identifier: CC0-1.0
|
// SPDX-License-Identifier: CC0-1.0
|
||||||
|
|
||||||
|
// task chain - testing nested task calls
|
||||||
|
|
||||||
// verilog_format: off
|
// verilog_format: off
|
||||||
`define stop $stop
|
`define stop $stop
|
||||||
`define checkd(gotv,expv) do if ((gotv) !== (expv)) begin $write("%%Error: %s:%0d: got=%0d exp=%0d (%s !== %s)\n", `__FILE__,`__LINE__, (gotv), (expv), `"gotv`", `"expv`"); `stop; end while(0);
|
`define checkd(gotv,expv) do if ((gotv) !== (expv)) begin $write("%%Error: %s:%0d: got=%0d exp=%0d (%s !== %s)\n", `__FILE__,`__LINE__, (gotv), (expv), `"gotv`", `"expv`"); `stop; end while(0);
|
||||||
|
|
|
||||||
Loading…
Reference in New Issue