# Test comprehensive write_sdc for WriteSdc.cc code coverage # Also exercises many Sdc.cc, Clock.cc, ExceptionPath.cc paths source ../../test/helpers.tcl read_liberty ../../test/nangate45/Nangate45_typ.lib read_verilog sdc_test2.v link_design sdc_test2 ############################################################ # Create multiple clocks with various options ############################################################ # Basic clocks create_clock -name clk1 -period 10 [get_ports clk1] create_clock -name clk2 -period 20 -waveform {0 10} [get_ports clk2] create_clock -name vclk -period 5 create_clock -name clk1_fast -period 5 -add [get_ports clk1] puts "PASS: create_clocks" # Generated clock create_generated_clock -name gen_div2 -source [get_ports clk1] -divide_by 2 [get_pins reg1/Q] create_generated_clock -name gen_mul3 -source [get_ports clk2] -multiply_by 3 [get_pins reg3/Q] puts "PASS: generated clocks" # Propagated clock set_propagated_clock [get_clocks clk1] puts "PASS: set_propagated_clock" ############################################################ # Clock constraints ############################################################ # Clock latency (source and network) set_clock_latency -source 0.5 [get_clocks clk1] set_clock_latency -source -rise -max 0.6 [get_clocks clk1] set_clock_latency -source -fall -min 0.3 [get_clocks clk1] set_clock_latency 0.2 [get_clocks clk2] set_clock_latency -rise -max 0.4 [get_clocks clk2] set_clock_latency -fall -min 0.1 [get_clocks clk2] puts "PASS: clock latency" # Clock uncertainty (simple and inter-clock) set_clock_uncertainty -setup 0.2 [get_clocks clk1] set_clock_uncertainty -hold 0.1 [get_clocks clk1] set_clock_uncertainty -from [get_clocks clk1] -to [get_clocks clk2] -setup 0.3 set_clock_uncertainty -from [get_clocks clk1] -to [get_clocks clk2] -hold 0.15 puts "PASS: clock uncertainty" # Clock transition set_clock_transition -rise -max 0.15 [get_clocks clk1] set_clock_transition -fall -min 0.08 [get_clocks clk1] set_clock_transition 0.1 [get_clocks clk2] puts "PASS: clock transition" ############################################################ # IO constraints ############################################################ # Input delays with various options set_input_delay -clock clk1 2.0 [get_ports in1] set_input_delay -clock clk1 -rise -max 2.5 [get_ports in2] set_input_delay -clock clk1 -fall -min 1.0 [get_ports in2] set_input_delay -clock clk2 1.8 [get_ports in3] set_input_delay -clock clk1 -clock_fall 1.5 [get_ports in3] -add_delay puts "PASS: input delays" # Output delays with various options set_output_delay -clock clk1 3.0 [get_ports out1] set_output_delay -clock clk2 -rise -max 3.5 [get_ports out2] set_output_delay -clock clk2 -fall -min 1.5 [get_ports out2] -add_delay puts "PASS: output delays" ############################################################ # Driving cell and load ############################################################ set_driving_cell -lib_cell BUF_X1 [get_ports in1] set_driving_cell -lib_cell INV_X1 -pin ZN [get_ports in2] set_driving_cell -lib_cell BUF_X4 [get_ports in3] puts "PASS: driving cells" # set_drive set_drive 100 [get_ports in1] puts "PASS: set_drive" set_load 0.05 [get_ports out1] set_load -pin_load 0.03 [get_ports out2] puts "PASS: set_load" # Input transition set_input_transition 0.15 [get_ports in1] set_input_transition -rise -max 0.12 [get_ports in2] set_input_transition -fall -min 0.08 [get_ports in2] puts "PASS: input transition" ############################################################ # Design limits ############################################################ set_max_transition 0.5 [current_design] set_max_capacitance 0.2 [current_design] set_max_fanout 20 [current_design] set_max_transition 0.3 [get_ports out1] set_max_capacitance 0.1 [get_ports out1] set_max_transition -clock_path 0.2 [get_clocks clk1] set_max_transition -data_path 0.4 [get_clocks clk1] puts "PASS: design limits" ############################################################ # Exception paths ############################################################ # False path set_false_path -from [get_clocks clk1] -to [get_clocks clk2] set_false_path -from [get_ports in1] -through [get_pins and1/ZN] -to [get_ports out1] set_false_path -rise_from [get_ports in3] -fall_to [get_ports out2] puts "PASS: false paths" # Multicycle path set_multicycle_path -setup 2 -from [get_ports in1] -to [get_ports out1] set_multicycle_path -hold 1 -from [get_ports in1] -to [get_ports out1] puts "PASS: multicycle paths" # Max/min delay set_max_delay -from [get_ports in2] -to [get_ports out1] 8.0 set_min_delay -from [get_ports in2] -to [get_ports out1] 1.0 puts "PASS: max/min delay" # Group path group_path -name group_clk1 -from [get_clocks clk1] group_path -name group_io -from [get_ports in1] -to [get_ports out1] puts "PASS: group paths" ############################################################ # Clock groups ############################################################ set_clock_groups -asynchronous -group {clk1 clk1_fast} -group {clk2} puts "PASS: clock groups" ############################################################ # Clock sense ############################################################ set_clock_sense -positive -clocks [get_clocks clk1] [get_pins buf1/Z] puts "PASS: clock sense" ############################################################ # Case analysis and logic values ############################################################ set_case_analysis 0 [get_ports in3] puts "PASS: case analysis" ############################################################ # Operating conditions ############################################################ set_operating_conditions typical puts "PASS: operating conditions" ############################################################ # Wire load ############################################################ set_wire_load_model -name "5K_hvratio_1_1" set_wire_load_mode enclosed puts "PASS: wire load" ############################################################ # Timing derate ############################################################ set_timing_derate -early 0.95 set_timing_derate -late 1.05 puts "PASS: timing derate" ############################################################ # Disable timing ############################################################ set_disable_timing [get_cells buf1] set_disable_timing [get_lib_cells NangateOpenCellLibrary/INV_X1] -from A -to ZN puts "PASS: disable timing" ############################################################ # Min pulse width ############################################################ set_min_pulse_width 1.0 [get_clocks clk1] puts "PASS: min pulse width" ############################################################ # Port external pin cap ############################################################ set_port_fanout_number 4 [get_ports out1] puts "PASS: port fanout number" ############################################################ # Resistance ############################################################ set_resistance -min 10.0 [get_nets n1] set_resistance -max 20.0 [get_nets n1] puts "PASS: resistance" ############################################################ # set_max_area ############################################################ set_max_area 100.0 puts "PASS: set_max_area" ############################################################ # Write SDC with various options ############################################################ set sdc_file1 [make_result_file sdc_write_comprehensive1.sdc] write_sdc -no_timestamp $sdc_file1 puts "PASS: write_sdc basic" set sdc_file2 [make_result_file sdc_write_comprehensive2.sdc] write_sdc -no_timestamp -digits 6 $sdc_file2 puts "PASS: write_sdc -digits 6" ############################################################ # Read back SDC ############################################################ # Read the SDC file (re-applying constraints) read_sdc $sdc_file1 puts "PASS: read_sdc" report_checks puts "PASS: report_checks after read_sdc" puts "ALL PASSED"